团论文网
1、该电路有10个按键D0~D9,用于控制OO的输入,通过74HC147进行编码,在OO输入的有效时间内,如果十个按键中有按键按下,则CR产生一个脉冲,用于控制OO的输入;74HC147编码后通过4个反相器,把十进制码转换为二进制码。S0用于OO输入,按下后开始输入OO,有效时间为10秒。S1用于产生修改OO的脉冲。S2用于重置电路。
2、?74HC147编码后通过4个反相器,把十进制码转换为二进制码。当有按键触动,CR产生上升沿,每4位二进制码被锁存。E0~E3控制输入OO被锁存到哪一位上。按下S0或S2产生的低电平,产生清零信号,清除上一次的状态。
3、?该电路用于控制键入的OO送入寄存器,上电后E0~E4为10001。在OO输入的有限时间内,按下一次按键,CR产生一个脉冲,此时第一个寄存器把OO存入,E0~E4变为01001;再按一次OO存入第二个寄存器,E0~E4变为00101;以此类推,按四次即完成OO的输入。
1、随着电子技术的发展,具有防盗OO等功能的电子OO锁代替OO量少、安全性差的机械式OO锁已是必然趋势。电子OO锁与普通机械锁相比,具有许多独特的优点:保密性好,防盗性强,可以不用钥匙,记住OO即可OO等。目前使用的电子OO锁大部分是基于单片机技术,以单片机为主要器件,其编码器与OOO的生成为软件方式。在实际应用中,由于程序容易跑飞,系统的可靠性能较差。
2、本文主要阐述了一种基于现场可编程门阵列FPGA器件的电子OO锁的设计方法。用FPGA器件构造系统,所有算法完全由硬件电路来实现,使得系统的工作可靠性大为提高。由于FPGA具有现场可编程功能,当设计需要更改时,只需更改FPGA中的控制和接口电路,利用EDA工具将更新后的设计下载到FPGA中即可,无需更改外部电路的设计,大大提高了设计的效率。因此,采用FPGA开发的数字系统,不仅具有很高的工作可靠性,而且升级也极其方便。
3、With the development of electronic technology, electronic password lock with burglar alarm and other functions replacing less password and poor security mechanical code lock is an inevitable trend. compared electronic password lock with ordinary mechanical locks, it has OOny unique advantages : confidentiality, and security in nature, do not use the key, remember password can unlock it etc .Most electronic password locks we used OOO is based upon SCM technology ,SCM is its OOinly device ,and the creating of encoding and decoding devices is the fashion of Software mode. In practical application, the reliability of the system OOy be worse because of easy running fly of the progrOOme.
4、This OOOOO OOinly eOOatiates a design method of electronic password lock based upon Field ProgrOOOOble Gate Array device. We use FPGA devices to construct system , all of the algorithm entirely achieved by the hardware circuit , because of FPGA has the function of ISP , when the design needs to be changed We only need to change the control and inteOOOce circuit of FPGA,EDA tools are used to download the updated design to FPGA without changing the design of the external circuit , this greatly enhance the efficiency of the design .Therefore , we use FPGA to empolder the digital system has not only high reliability but also extremely convenient of upgrading and improvement .In this OOOOO ,we use EDA technology , Quartus II platform and hardware description language designing an electronic password lock ,and it achieved through an FPGA chip.
1、当输入代码的位数和给定的OO一致,按下OO键,用LED显示OO成 功。如果OO不正确,提示OO不成功,当连续三次OO输入错误,不 允许再输入OO,并且提示OO。不同的提示可用不同的LED闪烁频率 或花型 显示来表示。
2、当输入OO正确后,可修改OO,可使用want开关正确进行密 码修 改功能,而后OO 被重新设定为新的OO,当OO输入 错误的时候并 不可以修改OO,此时即使按下want 键也不好 用;
3、显示连续输入错误OO次数,用数码管显示,次数小于3时, 自动进入 下一次输入状态,错误次数大于等于3,即以1HZ频率 闪烁的LED灯提示 OOOO,且无法再次输入OO,直到按下 reset.
1、③OOO具有数据锁存和显示的功能。抢答开始后,若有选手按动抢答按钮,该选手编号立即锁存,并在抢答显示器上显示该编号,同时给出音响提示,OO输入编码电路,禁止其他选手抢答。抢答选手的编号一直保持到主持人将系统清零为止;
2、④OOO具有定时(9秒)抢答的功能。当主持人按下开始按钮后,定时器开始倒计时,定时显示器显示倒计时间,若无人抢答,倒计时结束时,扬声器响,音响持续0.5秒。参赛选手在设定时间(9秒)内抢答有效,抢答成功,扬声器响,音响持续0.5秒,同时定时器停止倒计时,抢答显示器上显示选手的编号,定时显示器上显示剩余抢答时间,并保持到主持人将系统清零为止;
后台-系统设置-扩展变量-手机广告位-内容正文底部 |
首页 论文知识 教育论文 毕业论文 教学论文 经济学 管理学 职称论文 法学 理学 医学 社会学 物理学 文献 工程论文 学位论文 研究论文
Powered 团论文网 版权所有 备案号:鄂ICP备2022005557号统计代码
全站搜索